쉽게 따라하는 반도체 디지털 IP회로설계 실무과정

모바일NCS내일배움카드K디지털기초역량
교육 과정 사진
NCS 분류:
  
19030604(반도체재료)
  

강의 더보기

강좌구성:
  
8시간 (26강)
수료증:
  
NCS 수료증
수료기준:
  
진도율 80%이상, 과제 1회

신청유형

390,000

수강후기 (16)
과정정보
커리큘럼

수강후기

4.8
11
5
0
4
2
3
0
2
0
1
기본순
  • K디지털
    j*****32024-02-29
    1대1문의 답변도 빠르시고, 해결해주시는 방법도 적절하여 편하고 즐겁게 공부하였습니다.
  • K디지털
    s*******02024-02-26
    이것 저것 현업에서 사용되는 회로를 많이 알려주십니다. 다만 베릴로그와 디지털 회로에 대한 기초가 없다면, 강의만 듣고서는 쉽게 따라할 수 없습니다. 어느정도 기초 지식이 있으신 분들이 수강하시면 좋을 것 같습니다.
  • 수료
    K디지털
    k******a2024-02-26
    강의와 자료가 좋았고, 과제 피드백도 좋았습니다. 쉽게 할 수 없는 프로젝트들을 수행해 볼 수 있어 좋았습니다
  • 수료
    K디지털
    j******62024-02-13
    내용도 이해하기 쉽고 실무에 도움이 될만한 이론들을 많이 알려주셔서 좋았습니다. 실습도 해볼 수 있다는 점도 좋았습니다.

    과정소개



    ▣ 개강일자 : 3/6 (수)

    ▣ 모집기간 : 2/27 (화) ~ 3/5 (화) 15시까지



    학습대상

    1) 반도체 디지털 회로설계의 기초부터 실전까지 탄탄히 배우고 싶은 왕초보자

    2)반도체 디지털 회로설계 분야로 취직, 이직을 목표하는 취업 준비생 및 커리어 전환자

    3) 반도체 디지털 회로설계 관련 직무에 관심이 있는 자

    4) 반도체분야에 관심이 있는 자​ 

    학습목표

    1)반도체 디지털IP회로설계의 기본개념에 대하여 설명할 수 있다. 
    2) Verilog HDL 기본문법을 익히고 사용할 수 있다.
    3)디지털IP회로설계 Flow에 대해 설명할 수 있다. 
    4)PPA특성을 좋게 만드는 방법에 대하여 설명할 수 있다. 
    5) SRAM의 역할과 동작에 대하여 설명할 수 있다. ​

    교수소개

    * 강사: 디코치

    * 現 S전자 회로설계 연구원

학습내용

차시내용
1차시소개
2차시범용컴퓨터구조
3차시CPU의 한계와 HW IP가 중요한 이유
4차시HDL이 기술하는 RTL
5차시Tool 소개와 사용법
6차시★1주차_실습과제★
7차시Verilog HDL 기본 문법과 사용 - 1
8차시Verilog HDL 기본 문법과 사용 - 2
9차시Testbench
10차시Verilog 설계 - 1
11차시Verilog 설계 - 2
12차시디버깅 편의를 위한 tip
13차시★2주차_실습과제★
14차시디지털 IP 회로설계 Flow1 - 1
15차시디지털 IP 회로 설계 Flow - 2
16차시PPA 특성을 좋게 만드는 방법 - 1
17차시PPA 특성을 좋게 만드는 방법 - 2
18차시T 특성을 좋게 만드는 방법
19차시★3주차_실습과제★
20차시검증 신뢰도 - 1
21차시검증 신뢰도 - 2
22차시SRAM Control - 1
23차시SRAM Control - 2
24차시이미지 처리 (Image Processing) - 1
25차시이미지 처리 (Image Processing) - 2
26차시★4주차_실습과제★

수료기준

수료기준
총 진도율중간평가최종평가과제
80% 이상--평가비율 100% 반영
반영된 평가 합산 0 이상