윈스펙 원격평생교육원
최근 검색어
    최근 검색 내역이 없습니다.

쉽게 따라하는 반도체 디지털 IP회로설계 실무과정 [기업교육]

모바일NCS
교육 과정 사진
NCS 분류:
  
반도체재료(19030604)
  

강의 더보기

강좌구성:
  
8시간 (26강)
수료증:
  
NCS 수료증
수료기준:
  
진도율 80%이상, 과제 1회

신청유형

390,000

수강후기 (61)
과정정보
커리큘럼

수강후기

4.8
51
5
3
4
4
3
0
2
0
1
기본순
  • K디지털
    r*******62025-06-26
    어렵긴했는데 기초에 대해 배울수 있어서 좋았습니다
  • K디지털
    l*****12025-04-28
    강의를 따라가기 어렵지 않아 좋아요
  • K디지털
    r******e2025-04-13
    좋은 강의였습니다.  중간에 약간씩 말이 끊어지는 현상이 있는데, 심하지는 않지만 수정해야할 것 같습니다.
  • K디지털
    m********52025-04-10
    디지털 설계 직무를 지원하는 전자공학과 전공자로서 기술 면접에 활용할만한 좋은 내용들을 많이 배웠습니다.

    과정소개

    학습대상

    1) 반도체 디지털 회로설계의 기초부터 실전까지 탄탄히 배우고 싶은 왕초보자

    2)반도체 디지털 회로설계 분야로 취직, 이직을 목표하는 취업 준비생 및 커리어 전환자

    3) 반도체 디지털 회로설계 관련 직무에 관심이 있는 자

    4) 반도체분야에 관심이 있는 자​ 

    학습목표

    1)반도체 디지털IP회로설계의 기본개념에 대하여 설명할 수 있다. 
    2) Verilog HDL 기본문법을 익히고 사용할 수 있다.
    3)디지털IP회로설계 Flow에 대해 설명할 수 있다. 
    4)PPA특성을 좋게 만드는 방법에 대하여 설명할 수 있다. 
    5) SRAM의 역할과 동작에 대하여 설명할 수 있다. ​

    교수소개

    * 강사: 디코치

    * 現 S전자 회로설계 연구원

학습내용

차시내용
1차시소개
2차시범용컴퓨터구조
3차시CPU의 한계와 HW IP가 중요한 이유
4차시HDL이 기술하는 RTL
5차시Tool 소개와 사용법
6차시★1주차_실습과제★
7차시Verilog HDL 기본 문법과 사용 - 1
8차시Verilog HDL 기본 문법과 사용 - 2
9차시Testbench
10차시Verilog 설계 - 1
11차시Verilog 설계 - 2
12차시디버깅 편의를 위한 tip
13차시★2주차_실습과제★
14차시디지털 IP 회로설계 Flow1 - 1
15차시디지털 IP 회로 설계 Flow - 2
16차시PPA 특성을 좋게 만드는 방법 - 1
17차시PPA 특성을 좋게 만드는 방법 - 2
18차시T 특성을 좋게 만드는 방법
19차시★3주차_실습과제★
20차시검증 신뢰도 - 1
21차시검증 신뢰도 - 2
22차시SRAM Control - 1
23차시SRAM Control - 2
24차시이미지 처리 (Image Processing) - 1
25차시이미지 처리 (Image Processing) - 2
26차시★4주차_실습과제★

수료기준

수료기준
총 진도율중간평가최종평가과제
80% 이상--평가비율 100% 반영
반영된 평가 합산 0 이상